PD Lec 39 - CMOS Latch Up | VLSI | Physical Design

แชร์
ฝัง
  • เผยแพร่เมื่อ 12 พ.ย. 2024

ความคิดเห็น • 30

  • @Narennmallya
    @Narennmallya 2 ปีที่แล้ว +4

    This is a very important topic and also a concern. Thanks for sharing 😀👍

  • @shubhamsharma192
    @shubhamsharma192 2 ปีที่แล้ว +1

    Finally i understood the concept of CMOS Lathup

  • @balamanikandan6558
    @balamanikandan6558 ปีที่แล้ว +2

    excellent explanation

  • @jammuashish1201
    @jammuashish1201 ปีที่แล้ว +8

    for output of cmos inverter we take drain of both pmos and nmos right? but you considered output as source to drain

    • @vnnmichael
      @vnnmichael 8 หลายเดือนก่อน

      Sir you are right ! i just commented the same . Glad that someone else noticed the same

    • @PiyushMohapatra23MVD010
      @PiyushMohapatra23MVD010 3 หลายเดือนก่อน

      Yes, I was thinking the same thing.

  • @jatingupta9377
    @jatingupta9377 8 หลายเดือนก่อน +1

    nice explanation btw which background music you are using?, its so smoothing

  • @lucashood1343
    @lucashood1343 9 หลายเดือนก่อน +1

    Nice explanation ❤

  • @raghavendrakumar8488
    @raghavendrakumar8488 ปีที่แล้ว +3

    you have taken wrong connection in this video you have to take both Pmos and Nmos drains are connected that are out both nmos source is conncetd to vdd and pmos source is connected to vss gate is input

    • @MyINDIANway-yx1om
      @MyINDIANway-yx1om 9 หลายเดือนก่อน

      yes i also get confused due to that

  • @chahalpawanpreet
    @chahalpawanpreet ปีที่แล้ว

    This is a more complicated lecture compared to the previous set up til now

    • @VLSIAcademyhub
      @VLSIAcademyhub  ปีที่แล้ว

      Is there any issue or topic that you didn't get ?

  • @piyushmohapatra4642
    @piyushmohapatra4642 3 หลายเดือนก่อน

    For output of the CMOS inverter, Drain of PMOS and NMOS should be connected and output should be taken from that

  • @sumaiaakterritu6417
    @sumaiaakterritu6417 7 หลายเดือนก่อน +3

    Shouldn't the shorted line of drain and drain be the output ?

  • @tangaturuvenkateshwerlu
    @tangaturuvenkateshwerlu ปีที่แล้ว +1

    Very nice

  • @M7hero
    @M7hero 8 หลายเดือนก่อน

    You have wrong connection in the nMOS device, the connected terminal should be the drain and not the source of the device.

  • @vnnmichael
    @vnnmichael 8 หลายเดือนก่อน +2

    Output connection is wrong sir . The Drain of both pmos and nmos are connected together to output . You shorted the Source of pmos with Drain of nmos !

  • @prithvi_krishna
    @prithvi_krishna 7 หลายเดือนก่อน

    input isnt connected to parasitic transistors, so why input > Vdd will affect ?

  • @agastinrajece1605
    @agastinrajece1605 ปีที่แล้ว

    Please check pmos source terminal connected to vdd & Nmos source terminal connected to vss
    We get output from connection of both pmos nmos drain terminal

  • @NareshKumar-we6sc
    @NareshKumar-we6sc ปีที่แล้ว

    Excellent 👍

  • @bhaskarpalagani3810
    @bhaskarpalagani3810 2 ปีที่แล้ว

    Hi sir,
    Please cover indetailed information of SVT, HVT, LVT cells?

    • @bhaskarpalagani3810
      @bhaskarpalagani3810 2 ปีที่แล้ว

      @@VLSIAcademyhub I'm sharing it to many fresher folks... Thanks sir

  • @mekalagowthami162
    @mekalagowthami162 ปีที่แล้ว

    Sir can you please explain guard rings concept .....🙏

    • @VLSIAcademyhub
      @VLSIAcademyhub  ปีที่แล้ว

      God ring is a ring of VSS rail around the boundary of every block which is created to prevent any unintended routes going outside the block
      Regards
      VLSI Academy

  • @Shravana_kaushala_Sathyambudhi
    @Shravana_kaushala_Sathyambudhi 11 หลายเดือนก่อน

    Man its so complex