Verilog program to generate 1/2, 1/3 and 1/4 the frequency from the input clock.

แชร์
ฝัง
  • เผยแพร่เมื่อ 24 ม.ค. 2025

ความคิดเห็น • 7

  • @JKECDURGESHKULAL
    @JKECDURGESHKULAL 2 ปีที่แล้ว

    Nice explanation sir👍👏

  • @AmanKumar-ph4my
    @AmanKumar-ph4my 3 ปีที่แล้ว +1

    nice one.. sir plz make more videos on verilog example .

  • @nl7966
    @nl7966 3 ปีที่แล้ว

    what if we use non-blocking assignment to the b always block??

  • @mohitks62
    @mohitks62 3 ปีที่แล้ว

    Pls make a video to implement a digital clock on seven segment display.

  • @ganauvm270
    @ganauvm270 4 ปีที่แล้ว

    can you explain about dual clock fifo verilog code

  • @bhuvaneshm4607
    @bhuvaneshm4607 2 ปีที่แล้ว

    eyes are really burning useful content but cameraman doing overaction is not ok