ขนาดวิดีโอ: 1280 X 720853 X 480640 X 360
แสดงแผงควบคุมโปรแกรมเล่น
เล่นอัตโนมัติ
เล่นใหม่
看了一堆教科書還是不懂,沒想到看了6分鐘的影片就明白了,從這個頻道真的學習了很多,真的很感謝您!
没吧,这种都是科普视频了。实际的原理,比如VCO线性、低通滤波器、鉴相器的特点和影响,还要看书
解释深入浅出,学到不少。一个建议:以后是否可以取消背景音乐?它没任何功能,只会起干扰作用。谢谢!
淺顯易懂的視頻.看完就懂高頻如何穩定的工作.
終於看到最清楚解析鎖相環的片子
能对每个部件再深入讲解一下,鉴相器,vco,滤波器这些是用什么元件实现的,这样讲个大概只是听了几个名词啊
谢谢 老师
大神 你的解釋真清楚
第一次理解锁相环的工作原理和作用,谢谢
这个原理还是类似三极管的放大电路,得有一个可以产出任意频率的发生器,类比于三极管的放大作用就是三极管本身可以输出比较强的电信号才能做到放大微弱信号.
pll 挺巧妙的,之前有所耳闻,没想到这么有意思,这个动态平衡的过程仔细分析起来挺复杂的,有点绕脑筋。
謝謝你
我一直有这个疑问,怎么CPU还有WIFI的信号会比石英振荡器的频率高出这么多?谢谢你们的视频。
在读懂后面那一段的原理之后,不得不说当初发明与设计这些电路的人是多么的聪明
能否介绍一下压控振动器的原理?谢谢
就是LC震荡 电压控制变容二极管
小白受益匪浅,有个问题不知道是我理解错了,还是视频讲错了,那就是 f2 趋向于 f1,两者最终会相等,但是两者应该会存在相位差,有了这个相位差,鉴相器才能输出一个频率,经过滤波提供给 vco。视频中说的是 f1 会完全等于 f2,这里有点疑惑。
我完全不懂这一块啊 瞎插一嘴反馈回去,为啥有相位差呢?没有rc啊
相位差为0鉴相器也可以输出波形,例如占空比为50%的方波。再一个低通滤波器往往是比例积分电路,即使没有静差也会收敛到合适的值
在我們所謂的PLL 當中相位差是不重要的 因為我們要定頻 相位差固定 代表頻率鎖住了 dw/dt = phase
所以有些可以改倍频的CPU就是改这个分频器?
小姐姐,网上还有参量倍频器,三极管倍频器,阶跃二级管倍频器。它们的工作原理是怎样的?它们应用在什么场合?能介绍一下吗?
是小丫头
講得很好欸
good training
所以分頻器怎麼做的?
訂閱了
喔!之前一直不懂分頻器的作用現在終於懂了!就是用來唬弄鑒相器用的!
沒解釋 100M 如何變1600M , 難道先倍頻 在除頻
那么请问,能否在CPU和时钟之间增加一个PLL电路,来实现CPU的超频?(不改变外频的情况下)
早期的cpu是可以超外频的,但是带来的问题比较麻烦,因为会同步提高内存的频率,后来就只超倍频了,这个比较简单
@@user-jx5mf5dx7x 拉外頻的目的不只提高內存頻率(因為內存的運作頻率也是可以另外除頻鎖定),拉外頻的關鍵是把系統匯流排的傳輸速度也一併拉起來,像以前北橋晶片未整合進CPU的時代,最大瓶頸就卡在CPU跟北橋之間的傳輸,其次就是CPU與內存(DRAM),尤其intel平台在QPI出現以前,intel為了不希望CPU運算被狹窄的匯流排拖死,唯一解就是不斷把CPU內的快取做大。直到後來被AMD的HT匯流排打得鼻青臉腫(即最輝煌的K8時代),才不得不推出QPI匯流排。所以像以前超CPU,最理想的調整方式是先抓到外頻正常運作的極限,然後才是拉CPU的倍頻,以早期Pentium4(S478介面)最經典Northwood核心的2.4GHz為例,正常設定是24(倍頻)x100MHz(外頻)=2400MHz,但若設成18(倍頻)x133MHz(外頻)=2394MHz(系統通常還是顯示2400MHz),像當時最常用的Super Pi這種就會說後者設定(硬體均不變)算得比較快(因算Pi會頻繁動用Dram暫存數字)。
百萬,千萬,才到兆,本來是 9個零。用在物理學,MHz, MOhm, 叫兆, 但只有6個零。Silicon, 有時叫矽,有時叫硅。學Science, 還是用英文學好些。
cpu frequency multiply原来是这回事!!
WIFI的高频信号是不是也是这样产生的?如果不是,能不能麻烦小姐姐介绍一下WIFI的原理?
是的
我之前是没有疑惑的··· 因为我理所当然的认为CPU越贵,就是使用了越高频率的晶振··· 直到我看到了这个视频···
👍👍👍👍
請問為什麼需要這麼高頻來運作呢?
這樣才快呀處理器一次只能做一件事 而做的越快 效率就越高
那请问下为什么cpu的频率最高也只能到4,5GHz, 为什么没有10GHz, 50GHz的cpu,频率太高干扰太大不稳定吗?
因为电子元件的开关速度不能无限制提高。5GHz左右是综合考虑工艺制成、串扰、信号质量、成本等因素后的最高值了。
光速对于芯片来说其实并不快,频率过快,会导致部分电路执行未完成或结果未稳定时下一步又紧锣密鼓的跟上来,最终会导致时序混乱,这就是为什么集成电路要搞那么小的原因。在芯片设计过程中有一个重要的步骤叫时钟树综合,这个步骤做的好坏会影响芯片能运行的最大频率。
频率越大功耗也越大。而且晶体管是有响应速度的。
集成電路的mos管開關速度有限制,信號完整性有限制(其中包括內部導線的電容和電感會導致信號開關界限模糊),多位信號的同步性也是個問題,還有樓上說的串擾
各種元器件都有寄生電容,充放電是要時間的
100m变为1600m。为甚么是÷16.不应给是x16码。
看一堆國外教科書都沒能懂 看這影片5分鐘 就解開我十幾年來的疑惑
100兆=100MHz?
那么vco的原理是什么?
一開始是石英晶體,後來是電壓變容二極體,後來因為頻率不穩定,改成壓控奇數反相cmos邏輯閘,直到今天
how does the phase detector output signals converted to voltage signals for VCO?
這配音是不是有錯啊?4M=4兆?還是不同地區的用語不同?
是的, 兩岸用語不同, 500MHz=500兆
M… 是百萬吧?10的6次方
你怎么知道它在 CPU 中使用?
您是否阅读过为该应用程序所做的任何研究?如果是这样,你能提供任何参考吗?
那麼分頻器的原理是什麼?
計數器
分频非常简单,可以看一下计数器
背景音樂聽了很不舒服
讲讲VCO
植物大战僵尸的音乐?
鬼打墙了 又是控制反馈
太会玩啦!拿植物僵尸背景音乐来弄!😊😊😊为什么我给蓝牙换更大晶振它不能正常工作?
看了一堆教科書還是不懂,沒想到看了6分鐘的影片就明白了,從這個頻道真的學習了很多,真的很感謝您!
没吧,这种都是科普视频了。实际的原理,比如VCO线性、低通滤波器、鉴相器的特点和影响,还要看书
解释深入浅出,学到不少。一个建议:以后是否可以取消背景音乐?它没任何功能,只会起干扰作用。谢谢!
淺顯易懂的視頻.看完就懂高頻如何穩定的工作.
終於看到最清楚解析鎖相環的片子
能对每个部件再深入讲解一下,鉴相器,vco,滤波器这些是用什么元件实现的,这样讲个大概只是听了几个名词啊
谢谢 老师
大神 你的解釋真清楚
第一次理解锁相环的工作原理和作用,谢谢
这个原理还是类似三极管的放大电路,得有一个可以产出任意频率的发生器,类比于三极管的放大作用就是三极管本身可以输出比较强的电信号才能做到放大微弱信号.
pll 挺巧妙的,之前有所耳闻,没想到这么有意思,这个动态平衡的过程仔细分析起来挺复杂的,有点绕脑筋。
謝謝你
我一直有这个疑问,怎么CPU还有WIFI的信号会比石英振荡器的频率高出这么多?谢谢你们的视频。
在读懂后面那一段的原理之后,不得不说当初发明与设计这些电路的人是多么的聪明
能否介绍一下压控振动器的原理?谢谢
就是LC震荡 电压控制变容二极管
小白受益匪浅,有个问题不知道是我理解错了,还是视频讲错了,那就是 f2 趋向于 f1,两者最终会相等,但是两者应该会存在相位差,有了这个相位差,鉴相器才能输出一个频率,经过滤波提供给 vco。视频中说的是 f1 会完全等于 f2,这里有点疑惑。
我完全不懂这一块啊 瞎插一嘴
反馈回去,为啥有相位差呢?没有rc啊
相位差为0鉴相器也可以输出波形,例如占空比为50%的方波。再一个低通滤波器往往是比例积分电路,即使没有静差也会收敛到合适的值
在我們所謂的PLL 當中相位差是不重要的 因為我們要定頻 相位差固定 代表頻率鎖住了 dw/dt = phase
所以有些可以改倍频的CPU就是改这个分频器?
小姐姐,网上还有参量倍频器,三极管倍频器,阶跃二级管倍频器。它们的工作原理是怎样的?它们应用在什么场合?能介绍一下吗?
是小丫头
講得很好欸
good training
所以分頻器怎麼做的?
訂閱了
喔!之前一直不懂分頻器的作用現在終於懂了!
就是用來唬弄鑒相器用的!
沒解釋 100M 如何變1600M , 難道先倍頻 在除頻
那么请问,能否在CPU和时钟之间增加一个PLL电路,来实现CPU的超频?(不改变外频的情况下)
早期的cpu是可以超外频的,但是带来的问题比较麻烦,因为会同步提高内存的频率,后来就只超倍频了,这个比较简单
@@user-jx5mf5dx7x 拉外頻的目的不只提高內存頻率(因為內存的運作頻率也是可以另外除頻鎖定),拉外頻的關鍵是把系統匯流排的傳輸速度也一併拉起來,像以前北橋晶片未整合進CPU的時代,最大瓶頸就卡在CPU跟北橋之間的傳輸,其次就是CPU與內存(DRAM),尤其intel平台在QPI出現以前,intel為了不希望CPU運算被狹窄的匯流排拖死,唯一解就是不斷把CPU內的快取做大。直到後來被AMD的HT匯流排打得鼻青臉腫(即最輝煌的K8時代),才不得不推出QPI匯流排。
所以像以前超CPU,最理想的調整方式是先抓到外頻正常運作的極限,然後才是拉CPU的倍頻,以早期Pentium4(S478介面)最經典Northwood核心的2.4GHz為例,正常設定是24(倍頻)x100MHz(外頻)=2400MHz,但若設成18(倍頻)x133MHz(外頻)=2394MHz(系統通常還是顯示2400MHz),像當時最常用的Super Pi這種就會說後者設定(硬體均不變)算得比較快(因算Pi會頻繁動用Dram暫存數字)。
百萬,千萬,才到兆,本來是 9個零。
用在物理學,MHz, MOhm, 叫兆, 但只有6個零。
Silicon, 有時叫矽,有時叫硅。
學Science, 還是用英文學好些。
cpu frequency multiply原来是这回事!!
WIFI的高频信号是不是也是这样产生的?如果不是,能不能麻烦小姐姐介绍一下WIFI的原理?
是的
我之前是没有疑惑的··· 因为我理所当然的认为CPU越贵,就是使用了越高频率的晶振··· 直到我看到了这个视频···
👍👍👍👍
請問為什麼需要這麼高頻來運作呢?
這樣才快呀
處理器一次只能做一件事 而做的越快 效率就越高
那请问下为什么cpu的频率最高也只能到4,5GHz, 为什么没有10GHz, 50GHz的cpu,频率太高干扰太大不稳定吗?
因为电子元件的开关速度不能无限制提高。5GHz左右是综合考虑工艺制成、串扰、信号质量、成本等因素后的最高值了。
光速对于芯片来说其实并不快,频率过快,会导致部分电路执行未完成或结果未稳定时下一步又紧锣密鼓的跟上来,最终会导致时序混乱,这就是为什么集成电路要搞那么小的原因。在芯片设计过程中有一个重要的步骤叫时钟树综合,这个步骤做的好坏会影响芯片能运行的最大频率。
频率越大功耗也越大。而且晶体管是有响应速度的。
集成電路的mos管開關速度有限制,信號完整性有限制(其中包括內部導線的電容和電感會導致信號開關界限模糊),多位信號的同步性也是個問題,還有樓上說的串擾
各種元器件都有寄生電容,充放電是要時間的
100m变为1600m。为甚么是÷16.不应给是x16码。
看一堆國外教科書都沒能懂 看這影片5分鐘 就解開我十幾年來的疑惑
100兆=100MHz?
那么vco的原理是什么?
一開始是石英晶體,後來是電壓變容二極體,後來因為頻率不穩定,改成壓控奇數反相cmos邏輯閘,直到今天
how does the phase detector output signals converted to voltage signals for VCO?
這配音是不是有錯啊?4M=4兆?還是不同地區的用語不同?
是的, 兩岸用語不同, 500MHz=500兆
M… 是百萬吧?
10的6次方
你怎么知道它在 CPU 中使用?
您是否阅读过为该应用程序所做的任何研究?如果是这样,你能提供任何参考吗?
那麼分頻器的原理是什麼?
計數器
分频非常简单,可以看一下计数器
背景音樂聽了很不舒服
讲讲VCO
植物大战僵尸的音乐?
是的
鬼打墙了 又是控制反馈
太会玩啦!拿植物僵尸背景音乐来弄!😊😊😊为什么我给蓝牙换更大晶振它不能正常工作?